例如,如果印制板兩條細(xì)平行線靠得很近,則會(huì)形成信號(hào)波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,因此,在設(shè)計(jì)印制電路板的時(shí)候,應(yīng)注意采用正確的方法。每一個(gè)開(kāi)關(guān)電源都有四個(gè)電流回路:(1). 電源開(kāi)關(guān)交流回路(2). 輸出整流交流回路(3). 輸入信號(hào)源電流回路(4). 輸出負(fù)載電流回路輸入回路通過(guò)一個(gè)近似直流的電流對(duì)輸入電容充電,濾波電容主要起到一個(gè)寬帶儲(chǔ)能作用;類似地,輸出濾波電容也用來(lái)儲(chǔ)存來(lái)自輸出整流器的高頻能量,同時(shí)消除輸出負(fù)載回路的直流能量。

2、穩(wěn)壓回路:開(kāi)關(guān)變壓器的N3繞組、D6、C13、C14等元件組成的24V電源,基準(zhǔn)電壓源TL1、光耦合器U2等元件構(gòu)成了穩(wěn)壓控制回路。U1芯片和1、2腳外圍元件R7、C12,也是穩(wěn)壓回路的一部分。實(shí)際上,TL1、U1組成了(相對(duì)于U1內(nèi)部電壓誤差放大器)外部誤差放大器,將輸出24V的電壓變化反饋回U1的反饋電壓信號(hào)輸入端。當(dāng)24V輸出電壓上升時(shí),U1的2腳電壓上升,1腳電壓下降,輸出PWM脈沖占空比下降,輸出電路回落。當(dāng)輸出電壓異常上升時(shí),U1的1腳下降為1V時(shí),內(nèi)部保護(hù)電路動(dòng)作,電路停振。

之前是犯了這個(gè)很低級(jí)的錯(cuò)誤,14.5V輸出用16V耐壓電容,量產(chǎn)有1%的電容失效不良。 20.電路設(shè)計(jì),大電容或其它電容做成臥式時(shí),底部如有跳線需放在負(fù)極電位,這樣跳線可以不用穿套管。 這個(gè)可以節(jié)省成本。 21.整流橋堆、二極管或肖特基,晶元大小元件承認(rèn)書或在BOM表要有描述,如67mil。理由:管控供應(yīng)商送貨一至性,避免供應(yīng)商偷工減料,影響產(chǎn)品效率 另人煩腦的就是供應(yīng)商做手腳,導(dǎo)致一整批試產(chǎn)的產(chǎn)品過(guò)不了六級(jí)能效,原因就是肖特基內(nèi)部晶元用小導(dǎo)致。 22.電路設(shè)計(jì),Snubber 電容,因?yàn)橛挟愐魡?wèn)題,優(yōu)先使用Mylar電容 。

處理異音的方法之一 23.浸漆的TDK RF電感與未浸漆的鼓狀差模電感,浸漆磁芯產(chǎn)生的噪音要小12dB 處理異音的方法之二 24.變壓器生產(chǎn)時(shí)真空浸漆,可以使其工作在較低的磁通密度,使用環(huán)氧樹(shù)脂黑膠填充三個(gè)中柱上的縫隙 處理異音的方法之三25.電路設(shè)計(jì),啟動(dòng)電阻如果使用在整流前時(shí),要加串一顆幾百K的電阻。理由:電阻短路時(shí),不會(huì)造成IC和MOSFET損壞。 26.電路設(shè)計(jì),高壓大電容并一顆103P瓷片電容位置。理由:對(duì)幅射30-60MHz都有一定的作用。 空間允許的話PCB Layout留一個(gè)位置吧,方便EMI整改 27.在進(jìn)行EMS項(xiàng)目測(cè)試時(shí),需測(cè)試出產(chǎn)品的程序,直到產(chǎn)品損壞為止。