【廣告】
為了研究、解決以上這些問題,后來發(fā)展起來了一門學科 EMC。若想更深入了解,讀 者可以去研讀一下鄭軍奇的《EMC 電磁兼容設計與測試案例分析》,有些例子相當經典。
(1)去耦。當器件高速開關時,把射頻能量從高頻器件的電源端泄放到電源分配網絡。 去耦電容也為器件和元件提供一個局部的直流源,這對減小電流在板上傳播浪涌尖峰很有 作用。
(2)旁路。把不必要的共模 RF 能量從元件或線纜中泄放掉。它的實質是產生一個交 流支路來把不需要的能量從易受影響的區(qū)域泄放掉。另外,它還提供濾波功能(帶寬限制), 有時籠統地稱為濾波。
絕緣電阻
理想的電容器,在其上加有直流電壓時,應沒有電流流過電容器,而實際上存在有微小的漏電流。電子電路中,只有在電容器充電過程中,才有電流流過,充電過程結束后,電容器是不能通過直流電的,在電路中起著“隔直流”的作用。直流電壓除以漏電流的值,即為電容器的絕緣電阻。其典型值為100 MΩ到10000MΩ?,F在CL11、CBB22等塑料薄膜電容器的絕緣電阻值可達到5000MΩ以上。電容器的絕緣電阻是一個不穩(wěn)定的電氣參數,它會隨著溫度、濕度、時間的變化而變化。絕緣電阻越大越好。
其實,高速系統中所有的實際接收1器都會有門輸入電容,一般約為2pF。不過在中學階段,這樣的電壓在電路中是見不到的,所以都是在擊穿電壓以下工作的,可以被當做絕緣體看。對于特性阻抗為50歐姆時,接收1器的RC上升時間大約為2.2*50*2=0.2ns。當Tr=1ns時,這個附加的0.2ns延遲幾乎無法辨認,也就不重要了;但是如果當Tr=0.1ns時,那么0.2ns的時延就make a difference!
高速系統設計中一個“時髦”的術語就是串擾,它是一個信號干擾另一個信號引起的噪聲,這主要是由相鄰信號的容性耦合而引起的,原因是一個信號的變化會向鄰近信號注入電荷從而干擾它們的電壓。