【廣告】
高速數(shù)據(jù)采集卡在雷達(dá)信號(hào)的采集與分析
使用短占空比,多種調(diào)制類(lèi)型和關(guān)鍵定時(shí)的脈沖波形的雷達(dá)信號(hào)需要提供高帶寬,成比例的采樣率,長(zhǎng)內(nèi)存和快速數(shù)據(jù)傳輸?shù)臏y(cè)量系統(tǒng)。數(shù)據(jù)采集卡的耐壓值高出輸入量程一些,如果信號(hào)輸入超過(guò)耐壓值,采集卡將啟動(dòng)自保護(hù)功能,自動(dòng)斷電。高速模塊化數(shù)字化儀是采集和處理雷達(dá)信號(hào)的理想選擇,并為這些測(cè)量提供了多項(xiàng)優(yōu)勢(shì)。它們提供了高帶寬,長(zhǎng)采集內(nèi)存以及特殊的采集模式以較大程度地利用內(nèi)存,這些緊湊型儀器提供了高速測(cè)量和精度較高的分析。
雷達(dá)系統(tǒng)依賴(lài)于脈沖調(diào)制射頻(RF)載波,通常包括頻率,相位和復(fù)數(shù)調(diào)制。測(cè)量?jī)x器的作用是以較大可能的保真度獲取這些脈沖波形并測(cè)量關(guān)鍵參數(shù)。
魯科數(shù)據(jù)本著多年高速數(shù)據(jù)采集板卡行業(yè)經(jīng)驗(yàn),專(zhuān)注高速數(shù)據(jù)采集板卡研發(fā)定制與生產(chǎn),先進(jìn)的高速數(shù)據(jù)采集板卡生產(chǎn)設(shè)備和技術(shù),建立了嚴(yán)格的產(chǎn)品生產(chǎn)體系,想要更多的了解,歡迎咨詢(xún)圖片上的熱線(xiàn)電話(huà)?。?!
高速數(shù)據(jù)采集卡技術(shù)特征:
1.一種高速數(shù)據(jù)采集卡,其特征在于:包括輸入單元、轉(zhuǎn)換和處理數(shù)據(jù)模塊、內(nèi)存讀寫(xiě)模塊、和總線(xiàn)控制接口,其中:所述輸入單元與成像儀連接,用于接收成像儀輸出的視頻信號(hào);所述轉(zhuǎn)換和處理數(shù)據(jù)模塊與所述輸入單元連接,接收所述輸入單元輸出的信號(hào),并對(duì)接收的信號(hào)進(jìn)行數(shù)據(jù)轉(zhuǎn)換;所述內(nèi)存讀寫(xiě)模塊連接所述轉(zhuǎn)換和處理數(shù)據(jù)模塊,接收所述轉(zhuǎn)換和處理數(shù)據(jù)模塊發(fā)送的數(shù)據(jù)并將數(shù)據(jù)寫(xiě)入內(nèi)存緩存;所述總線(xiàn)控制接口,用于將所述內(nèi)存緩存中的數(shù)據(jù)傳輸至存儲(chǔ)裝置??蒲泄ぷ髡邔?duì)信號(hào)的獲取與分析的需求從不停歇,而采集卡的形態(tài)、樣式也在推陳出新,新的處理手段——如多核CPU、并行GPU,F(xiàn)PGA處理能力也日新月益,推動(dòng)整個(gè)數(shù)據(jù)采集行業(yè)不斷進(jìn)步。
2.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集卡。
3.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集卡。
4.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集卡。
5.根據(jù)權(quán)利要求4所述的高速數(shù)據(jù)采集卡。
6.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集卡。
7.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集卡。
8.一種根據(jù)權(quán)利要求1至7中任一項(xiàng)所述的數(shù)據(jù)采集方法。
什么是數(shù)據(jù)采集卡呢?
簡(jiǎn)單說(shuō),高速數(shù)據(jù)采集卡就是完成傳感器電壓模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),并把數(shù)字信號(hào)傳輸至計(jì)算機(jī)的電路板卡。
在不同的領(lǐng)域,高速數(shù)據(jù)采集卡的界定有所不同,比如在機(jī)械振動(dòng)領(lǐng)域,1MS/s采樣率可以算做高速數(shù)據(jù)采集范疇;而在雷達(dá)信號(hào)處理領(lǐng)域,1GS/s或可歸為高速數(shù)據(jù)采集范疇。一般而言,10MS/s往上的采樣率可稱(chēng)做高速數(shù)據(jù)采集卡。
目前業(yè)內(nèi)板卡形態(tài)的高速數(shù)據(jù)采集卡,較高的采樣頻率,有7GS/s、8GGS/s、10GS/s或12.5GS/s等。
典型的高速數(shù)據(jù)采集卡一般由以下幾大部分組成:AFE/FEA、AD、FPGA、時(shí)鐘、DDR內(nèi)存、總線(xiàn)接口等要素。