【廣告】
DIP封裝(Dual In-line Package),也叫雙列直插式封裝技術,指采用雙列直插形式封裝的集成電路芯片,絕大多數(shù)中小規(guī)模集成電路均采用這種封裝形式,其引腳數(shù)一般不超過100。例如,14pin的4011的封裝會被命名為SOIC-14或SO-14。DIP封裝的CPU芯片有兩排引腳,需要插入到具有DIP結構的芯片插座上。
表面貼裝技術SMT
表面安裝技術,英文稱之為“Surface Mount Technology”,簡稱SMT,它是將表面貼裝元器件貼、焊到印制電路板表面規(guī)定位置上的電路裝聯(lián)技術,所用的負責制電路板無無原則鉆孔。③如果客戶提出要求,零件則需要進行成型,以提供機械支撐,防止焊盤翹起。具體地說,就是首先在印制板電路盤上涂布焊錫膏,再將表面貼裝元器件準確地放到涂有焊錫膏的焊盤上,通過加熱印制電路板直至焊錫膏熔化,冷卻后便實現(xiàn)了元器與印制板之間的互聯(lián)。20世紀80年代,SMT生產(chǎn)技術日趨完善,用于表面安裝技術的元器件大量生產(chǎn),價格大幅度下降,各種技術性能好,價格低的設備紛紛面世,用SMT組裝的電子產(chǎn)品具有體積小,性能好、功能全、價位低的優(yōu)勢,故SMT作為新一代電子裝聯(lián)技術,被廣泛地應用于航空、航天、通信、計算機、汽車、辦公自動化、家用電器等各個領域的電子產(chǎn)品裝聯(lián)中。
DIP后焊不良-漏焊
1,漏焊造成原因:
1)助焊劑發(fā)泡不均勻,泡沫顆粒太大。
2)助焊劑未能完全活化。
3)零件設計過于密集,導致錫波陰影效應。
4)PWB變形。
5)錫波過低或有攪流現(xiàn)象。
6)零件腳受污染。
7)PWB氧化、受污染或防焊漆沾附。
8)過爐速度太快,焊錫時間太短。
2,漏焊短路補救措施:
1)調(diào)整助焊劑發(fā)泡槽氣壓及定時清洗。
2)調(diào)整預熱溫度與過爐速度之搭配。
3)PWB Layout設計加開氣孔。
4)調(diào)整框架位置。
5)錫波加高或清除錫渣及定期清理錫爐。
6)更換零件或增加浸錫時間。
7)去廚防焊油墨或更換PWB。
8)調(diào)整過爐速度。
三、焊膏的影響。焊膏中的金屬粉末含量、金屬粉末的含氧量、黏度、觸變性、印性都有一定的要求。如果焊膏金屬粉末含量高,回流升溫時金屬粉末隨著溶劑的蒸
發(fā)而飛渡,如果金屬粉末的含氧量高,還會加劇飛濺,形成焊料球,同時還會引起不潤浸等缺陷。另外,如果焊膏鹽度過低或者焊膏的觸變性不好,印刷后焊膏圖形
就會娟陷,甚至造成枯連,回流焊時就會形成焊料球橋接等焊接缺陷。如果焊膏的印刷性不好,印刷時焊膏只是在模板上滑動,這種情況下是根本印不上焊膏的。